СР флип флоп је 1-битни меморијски бистабилни уређај који има два улаза, тј. СЕТ и РЕСЕТ. СЕТ улаз 'С' поставља уређај или производи излаз 1, а РЕСЕТ улаз 'Р' ресетује уређај или производи излаз 0. СЕТ и РЕСЕТ улази су означени као С и Р , редом.
т флип флоп
СР флип флоп је скраћеница од 'Сет-Ресет' флип флоп. Улаз за ресетовање се користи да се флип флоп врати у првобитно стање из тренутног стања са излазом 'К'. Овај излаз зависи од услова постављања и ресетовања, који је или на логичком нивоу '0' или '1'.
СР флип флоп НАНД капије је основни флип флоп који обезбеђује повратну информацију са оба своја излаза назад на супротни улаз. Ово коло се користи за чување једног бита података у меморијском колу. Дакле, СР флип флоп има укупно три улаза, тј. 'С' и 'Р', и струјни излаз 'К'. Овај излаз 'К' је повезан са тренутном историјом или стањем. Термин 'флип-флоп' се односи на стварни рад уређаја, јер се може 'окренути' у стање логичког скупа или 'повратити' у супротно стање логичког ресетовања.
НАНД Гате СР флип-флоп
Можемо имплементирати сет-ресет флип флоп повезивањем две унакрсно спрегнуте НАНД капије са 2 улаза. У СР флип флоп колу, са сваког излаза на један од других улаза НАНД капије, повезана је повратна спрега. Дакле, уређај има два улаза, односно Сет 'С' и Ресет 'Р' са два излаза К и К. Испод су блок дијаграм и дијаграм кола С-Р флип флоп.
Блок дијаграм:
Дијаграм кола:
Тхе Сет Стате
У горњем дијаграму, када је улаз Р постављен на фалсе или 0, а улаз С постављен на тачно или 1, НАНД капија И има улаз 0, који ће произвести излаз К' 1. Вредност К' је избледела на НАНД капију 'Кс' као улаз 'А', и сада су оба улаза НАНД капије 'Кс' 1(С=А=1), што ће произвести излаз 'К' 0.
Сада, ако се улаз Р промени у 1 са 'С' преосталим 1, улази НАНД капије 'И' су Р=1 и Б=0. Овде је један од улаза такође 0, тако да је излаз К' 1. Дакле, флип флоп коло је постављено или закључано са К=0 и К'=1.
Ресетуј стање
Излаз К' је 0, а излаз К је 1 у другом стабилном стању. Дато је са Р =1 и С = 0. Један од улаза НАНД капије 'Кс' је 0, а њен излаз К је 1. Излаз К је блед у НАНД капију И као улаз Б. Дакле, оба улаза на НАНД капија И су постављени на 1, дакле, К' = 0.
Сада, ако се улаз С промени на 0 са 'Р' преосталим 1, излаз К' ће бити 0 и нема промене у стању. Дакле, стање ресетовања флип флоп кола је закључано, а акције постављања/ресетовања су дефинисане у следећој табели истинитости:
Из горње табеле истинитости, можемо видети да када су постављени 'С' и ресетовани 'Р' улази постављени на 1, излази К и К' ће бити или 1 или 0. Ови излази зависе од улазног стања С или Р пре улазни услов постоји. Дакле, када су улази 1, стања излаза остају непромењена.
Стање у коме су оба улазна стања постављена на 0 третира се као неважећи и мора се избегавати.